## LOJÍK DEVRE TASARIMI FÍNAL SINAVI

U Müh.Fak. k. Elktr. Müh. Böl. 25.12.2007

a) İkişer bitlik  $X(x_1x_0)$  ve  $Y(y_1y_0)$  sayılarını işaretsiz olarak çarpan bir kombinasyonel devreyi temel lojik kapı devre elemanları ile gerçekleyiniz. (Y sayısının 3 değerini alamayacağını varsayınız) (13P)

b) Yandaki lojik devre girişine A, B ve C sinyallerinin uygulanması durumunda F çıkışına ilişkin dalga şeklini çiziniz.(12P)



a) f(a,b,c,d)=a'.b'.c'+c'.d+a.b'.d+a.b.c' bole cebri fonksiyonuna ilişkin karnaugh haritasını hazırlayarak doldurunuz. (indirgeme yapmayınız). (13P)

b) Yandaki karnaugh haritasını 1. kanonik açınıma göre indirgeyerek minimum fonksiyonu elde ediniz. Sadece VEDEĞİL kapıları ile gerçekleyiniz. (12P)

1 1 1 1 1 1 1 1 1

a) Aşağıdaki ardışıl lojik devreyi tasarlayınız.(15P)

- b) Asosiyatif belleğin diğer bellek türlerine göre avantaj ve dezavantajlarını yazınız. (4P)
- c) PLA ile PAL ve PSA arasındaki farkları yazınız. (6P)



Aşağıdaki çelik bilye yönlendirme sisteminde I girişinden 8 er adetlik gruplar halinde gelen bilyeler A ve B bnünde yönlendirilmektedir. Her bir bilye grubu için yönlendirme koşulları aşağıda verilmiştir. Bu koşullar peş şe gelen her bir bilye grubuna uygulanmaktadır. Gerekli lojik devreyi tasarlayınız. (25P) (ol gösterme: FF ve temel kapı devreleri kullanabilirsiniz)



üre: 100 dakika

Başarılar dilerim